HDL Coder

新特性

R2014a (版本 3.4)

发行时间: 2014年3月6日

3.4 版是 Release 2014a 的一部分,它提供了以下增强功能:

  • 枚举数据类型的代码生成
  • 可用于ZC706目标板的IP核生成与 Xilinx EDK 项目集成的 ZC706 目标
  • 迭代时钟频率自动优化
  • 针对 FFT 和 IFFT HDL 优化模块的代码生成
  • Simulink 中的 HDL 模块库

有关详细信息,请参阅发行说明

立即更新

往期新闻稿

R2013b (版本 3.3) - 2013年9月5日

发行时间:2013 年 3 月 7 日

3.3 版是 Release 2013b 的一部分,它提供了以下增强功能:

  • 模型引用支持和增量代码生成
  • 用户定义的系统对象的代码生成
  • 条件 MATLAB 代码中的 RAM 引用
  • 包含 Altera DSP Builder 模块的子系统的代码生成
  • 针对 ZC702 与 ZedBoard 的 Xilinx EDK 项目中的 IP 核心集成

有关详细信息,请参阅发行说明

R2013a (版本 3.2) - 2013年3月7日

3.2 版是 Release 2013a 的一部分,它提供了以下增强功能:

  • 用于浮点到定点转换的静态范围分析
  • 为 MATLAB 变量插入用户指定的流水线
  • 在不超频的情况下实现资源共享和流式处理
  • 使用 AXI4 接口生成自定义的 IP 核心

有关详细信息,请参阅发行说明

R2012b (版本 3.1) - 2012年9月11日

参阅重要功能和截图

3.1 版是 Release 2012b 的一部分,具有以下增强功能:

  • 浮点到定点转换过程中的输入参数常数和结构
  • RAM、双二阶滤波器和解调器系统对象
  • 在 MATLAB 到 HDL 的工作流程中生成 MATLAB 函数模块
  • Reed Solomon 编码器和解码器、CRC 检测器和多声道离散 FIR 滤波器的 HDL 代码生成
  • 定位自定义 FPGA 板
  • 针对 MATLAB 函数块和黑箱的优化

有关详细信息,请参阅发行说明

R2012a (版本 3.0) - 2012年3月1日

参阅重要功能和截图

3.0 版是 Release 2012a 的一部分,它提供了以下增强功能:

  • 从 MATLAB 代码和系统对象自动生成定点 HDL 代码
  • 从包含 Xilinx® 系统发生器模块的子系统生成代码
  • 针对 Altera® 板的成套工作流程
  • Xilinx 和 Altera 浮点 IP 实例化
  • 利用用户可控制的修整从任何层级生成代码
  • 为可编程系数和多时钟滤波器生成代码
  • 为 HDL CRC Generator、Bus Creator 和 Bus Selector 模块生成代码

有关详细信息,请参阅发行说明